节点文献

基于AVS的变字长解码器的设计及其FPGA验证

Design of variable length decoder for AVS and it′s implementation on FPGA

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 李晓燕张卫宁袁鲲赵建全

【Author】 LI Xiao Yan,ZHANG Wei Ning,YUAN Kun,ZHAO Jian Quan (School of Information Science and Engineering ,Shandong University ,Jinan 250100,China)

【机构】 山东大学信息科学与工程学院

【摘要】 提出了一个完整的AVS变字长解码器的硬件架构,在设计中采用加入FIFO的方法构成流水结构,并尽量减少变字长解码器中各子模块的运行节拍,大大提高了系统的运行速度。本设计已经通了FPGA验证。该变字长解码器不仅可以成为其他AVS解码器的硬件加速器,同时由于视频编解码标准的相似性,稍加改动即可应用在其他的视频标准中。

【Abstract】 This paper proposes an entire VLD hardware architecture for AVS. It uses FIFO to make the pipeline architecture, and reduces the runtime of each submodule of VLD, so it obviously improves the working speed of the entire system. This design has been verified by FPGA.This VLD not only can be used as an accelerator for other AVS decoders but also can be used in other video standard with a little changed because of the comparability of all the video standards.

【关键词】 AVS变字长解码器FPGA
【Key words】 AVSVLDFPGA
  • 【文献出处】 电子技术应用 ,Application of Electronic Technique , 编辑部邮箱 ,2009年01期
  • 【分类号】TN764
  • 【被引频次】2
  • 【下载频次】79
节点文献中: