节点文献

运用NAND闪存的负延时存储测试系统

NAND flash in negative delay stored testing and measuring system

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 原彦飞尤文斌李新娥

【Author】 Yuan Yanfei You Wenbin Li Xin’e (Key Laboratory of Instrumentation Science & Dynamic Measurement, Ministry of Education , North University of China , Electronic Engineering Department, Taiyuan 030051 , China)

【机构】 中北大学电子工程系仪器科学与动态测试教育部重点实验室中北大学电子工程系仪器科学与动态测试教育部重点实验室 太原030051太原030051

【摘要】 非易失性存储器应用在存储测试中具有存储容量大,掉电后数据不丢失的优点。在存储测试系统中,为了能完整地记录测试信号,在电路中使用负延时来记录电路触发点以前的数据。负延时功能在触发信号为被测信号的幅值达到触发阈值触发电路时,显得更加重要。本文介绍了使用单片机结合CPLD控制两片NAND结构闪存实现高速存储,并实现负延时功能。本装置实现了小体积,微功耗,高过载。

【Abstract】 Flash memory which was used in stored testing and measuring system provides mass storage and keep data while electrical source exhaust. Negative delay time is adopted to record the signal before the trigger point. It is important when testing signal as threshold to trigger recording. This article introduces CPLD unite MCU controlling two NAND flash memories high speed storage of data. This device is small size, low power consumption, high over loading resistance.

  • 【文献出处】 仪器仪表学报 ,Chinese Journal of Scientific Instrument , 编辑部邮箱 ,2006年S2期
  • 【分类号】TP333
  • 【被引频次】10
  • 【下载频次】172
节点文献中: 

本文链接的文献网络图示:

本文的引文网络