节点文献

基于SoC设计的软硬件协同验证方法学

Methodology of SoC Design using Hardware/Software Co-simulation

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 赵刚侯立刚刘源朱修殿吴武臣

【Author】 ZHAO Gang, HOU Li-gang, LIU Yuan, ZHU Xiu-dian, WU Wu-chen (Department of Electronic Sicence and Informatoin, Beijing University of Technology, Beijing 100022)

【机构】 北京工业大学电子科学与信息系北京工业大学电子科学与信息系 北京100022北京100022

【摘要】 文章介绍了软硬件协同验证方法学及其验证流程。在软件方面,采用了一套完整的软件编译调试仿真工具链,它包括处理器的仿真虚拟原型和基本的汇编、链接、调试器;在硬件方面,对软件调试好的应用程序进行RTL仿真、综合,并最终在SoC设计的硬件映像加速器(FPGA)上实现并验证。

【Abstract】 This paper presents a hardware/software co-simulation framework enabling fast prototyping in system-on-chip designs. On the software side, a complete tool suite consisting of fast compiled processor simulator, assembler, linker and debugger are used to debug the software design. On the hardware side, Real software execution is implemented as the event driver in a testbench and continued on a fast prototype to increase simulation speed and hardware functional validity.

【关键词】 软硬件协同验证FPGA综合
【Key words】 HW/SW co-simulationFPGA synthesis
  • 【文献出处】 微电子学与计算机 ,Microelectronics & Computer , 编辑部邮箱 ,2006年06期
  • 【分类号】TN47
  • 【被引频次】27
  • 【下载频次】348
节点文献中: 

本文链接的文献网络图示:

本文的引文网络