节点文献

基于FPGA快速AES算法IP核的设计与实现

The Implementation of AES Algorithm IP Core in FPGA

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 李雪梅欧海文路而红童新海

【Author】 Li Xuemei Ou Haiwen Lu Erhong Tong Xinhai(Beijing Electronic Science and Technology Institute,Beijing 100070)

【机构】 北京电子科技学院北京电子科技学院 北京100070北京100070

【摘要】 用硬件实现数据加密过程比软件实现更具有优势,已成为信息安全的主流方向。数据传输速度则是加密系统的一个重要指标。文章基于FPGA采用流水线技术和优化设计,提出了一种更高效的AES算法IP核的设计方法。在使用较低时钟频率的情况下,获得了更大的数据吞吐量和更快的传输速度。

【Abstract】 Hardware Implementation of data encryption has become the mainstream in information security field,because it has many advantages when compared with software implementation.Transmission speed is an important parameter of the encryption system.This paper presents an efficient design of AES algorithm’s IP core in FPGA using pipelining technique and optimized methods.This implementation results in greater throughputs and less resource requirements.

【关键词】 数据加密AESFPGA流水线
【Key words】 data encryptionAESFPGApipelining
【基金】 国家自然科学基金资助项目(编号:60173016);学院信息安全重点实验室基金项目
  • 【文献出处】 计算机工程与应用 ,Computer Engineering and Applications , 编辑部邮箱 ,2006年24期
  • 【分类号】TP309.7
  • 【被引频次】11
  • 【下载频次】276
节点文献中: 

本文链接的文献网络图示:

本文的引文网络