节点文献
高速MIMO解调器的FPGA实现
Implementation of a High Rate MIMO Demodulator with FPGAs
【摘要】 研究了高速多入多出(M IMO)解调器的实时实现,并且基于一种与信道译码器联合迭代的M IMO检测算法,提出了高效可行的FPGA实现方案。仿真分析和实验表明,硬件实现的性能与理论性能接近,完全可应用于新一代移动通信系统中完成高速M IMO解调的任务。
【Abstract】 The implementation of a MIMO demodulator is investigated.An effective and feasible implementation with FPGAs based on a Turbo MIMO detection algorithm is developed.Analysis and simulation shows that the BER performance of FPGA implementation is very close to that of theoretic model.This MIMO demodulator can meet high date rate requirement in next-G systems.
【关键词】 B3G;
垂直-贝尔实验室分层空时码;
多入多出;
解调器;
FPGA;
【Key words】 B3G(Beyond 3G); V-BLAST; MIMO; demodulator; FPGA;
【Key words】 B3G(Beyond 3G); V-BLAST; MIMO; demodulator; FPGA;
【基金】 国家自然科学基金资助项目(602720796057215760332030);国家高技术研究发展计划(863计划)项目(2003AA12331007)
- 【文献出处】 电讯技术 ,Telecommunication Engineering , 编辑部邮箱 ,2006年06期
- 【分类号】TN763
- 【被引频次】2
- 【下载频次】113