节点文献

冗余抑制的硬件实现及作用过程分析

Hardware mechanism for redundancy restraint and the analysis of their working procedure.

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 吴训威卢仰坚

【Author】 WU Xun\|wei\+1, LU Yang\|jian\+2 (1.Institute of Circuits and Systems, Ningbo University, Ningbo 315211, China; 2.Department of Information and Electronic Engineering, Zhejiang University, Hangzhou 310027, China)

【机构】 宁波大学电路与系统研究所!浙江宁波315211浙江大学信息与电子工程学系!浙江杭州310027

【摘要】 基于低功耗设计的要求 ,本文对数字系统中冗余现象的普遍性进行分析 ,研究了实施冗余抑制功能的各种基本结构 ,并进行了抑制作用的时间分析 ,这些均为在电路的低功耗设计中有效地应用冗余抑制技术提供了研究基础 .

【Abstract】 According to the requirements of low power design, this paper makes an inspection of the common redundancy correlated with digital systems, studies various basic structures to implement restraint actions and carries out the time analysis for them. All of the above will provide basic elements to effectively achieve low power designed circuits by applying the technique of redundancy restraint.

【关键词】 低功耗冗余抑制集成电路
【Key words】 low powerredundancy restraintintegrated circuit
【基金】 国家自然科学基金资助项目 (6 97730 34) ;浙江省科技厅项目 (0 6 0 1110 0 2 2 )
  • 【文献出处】 浙江大学学报(理学版) ,Journal of Zhejiang University(Sciences Edition) , 编辑部邮箱 ,2001年05期
  • 【分类号】TN402
  • 【被引频次】5
  • 【下载频次】40
节点文献中: 

本文链接的文献网络图示:

本文的引文网络