节点文献

SDH专用集成电路MXLO21E1-3及其应用

Synchronous digital hierarchy application specific integrated circuit, MXLO21E1-3

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 金德鹏秦晓懿沙燕萍王瀚晟曾烈光

【Author】 JIN Depeng, QIN Xiaoyi, SHA Yanping, WANG Hansheng, ZENG Lieguang (Department of Electronic Engineering, Tsinghua University, Beijing 100084, China)

【机构】 清华大学电子工程系!北京100084

【摘要】 发展同步数字系列 ( SDH)技术必须依赖专用集成电路。 MXL O2 1E1- 3是清华大学电子工程系自主研制和开发的大规模数字 SDH专用集成电路系列中的一片 ,它能同时完成 2 1个基群 E1到虚容器 VC4的映射及去映射 ,可由单片机进行配置与监控 ,全部电路都实现数字化 ,外围电路简单 ,应用方便。芯片中的关键技术是基群 E1解同步器的设计 ,MXL O2 1E1- 3采用了全数字化的统计预测法。介绍了该方法的原理并从理论上分析了它在抑制 E1输出抖动和漂移方面的性能。芯片的实际测量结果表明芯片的各项功能及性能指标都达到或超过设计目标。

【Abstract】 Synchronous digital hierarchy (SDH), which uses the application specific integrated circuit (ASIC), was used to design a series of chips, including the MXLO21E1 3. The chips use digital circuits to map 21 E1s to VC4 with a microprocessor to configure and control the chip. A unique desynchronizer used in the chip restrains the output jitter and wander. Test results show that the chip can meet or exceed all function and performance criteria.

【基金】 国家“九五”科技攻关项目 !0 2 3 962 3
  • 【文献出处】 清华大学学报(自然科学版) ,JOURNAL OF TSINGHUA UNIVERSITY(SCIENCE AND TECHNOLOGY) , 编辑部邮箱 ,2000年03期
  • 【分类号】TN914.33
  • 【被引频次】1
  • 【下载频次】56
节点文献中: 

本文链接的文献网络图示:

本文的引文网络