节点文献

高速数字印制电路板电源面/地面层结构对ΔI噪声抑制的研究

Restriction on Delta I Noise Along the Power/Ground Layer on the Highspeed Digital Printed Circuit Board

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 任克宁张林昌

【Author】 Ren Kening Zhang Linchang (College of Electronics and Information Engineering,Northern Jiaotong University,Beijing 100044)

【机构】 北方交通大学电子信息工程学院

【摘要】 在高速数字印制电路板(PCB)上,在间距很小的电源面地面之间存在着一个层电容(一般为0.02~200nF),该层电容对ΔI噪声有抑制作用.本文采用混合位积分方程法(MPIE)和矩量法(MoM)建立了一个计算模型,从定量的角度分析和描述了在高频时(100MHz~3GHz)PCB板的电源面/地面层结构对ΔI噪声的作用.与实测数据相对比,该方法具有较高的精确度.并采用该方法定量地分析PCB板的电源面/地面层结构参数对ΔI噪声的影响,据此提出了在高频时减小ΔI噪声的具体方法.

【Abstract】 On the hihgspeed digital printed circuit board (PCB),there exists a layer capacitance (generally from 0.02nF to 200nF) between the closely spaced power and ground layers,which has some resrtiction on delta I noise.According to MPIE (Mixed Potential Integral Equation) and MoM(Method of Moment),a model is developed to analyze and characterize quantitatively the restriction on delta I noise by the power/ground structure on PCB in high frequencies (from 100MHz to 3GHz).In comparison with the measured data from a testboard,the method produces relatively precise results.And several strategies are provided to reduce the delta I noise in high frequencies.

  • 【文献出处】 北方交通大学学报 ,JOURNAL OF NORTHERN JIAOTONG UNIVERSITY , 编辑部邮箱 ,1999年02期
  • 【分类号】TN407,TN407
  • 【被引频次】6
  • 【下载频次】133
节点文献中: 

本文链接的文献网络图示:

本文的引文网络