节点文献

低功耗多速率HART调制器设计

Low Power Design for Multi Speed HART Modulator

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 金郑华王宏杨志家

【Author】 Jin Zhenghua~(1,2) Wang Hong~2 Yang Zhijia~2 (1 Shenyang Institute of Automation Chinese Academy of Sciences Liaoning Shenyang 110016;2、Graduate School of the Chinese Academy of Sciences,Beijing 10039)

【机构】 中国科学院沈阳自动化研究所工业信息学重点实验室中国科学院研究生院

【摘要】 针对高速率HART C8PSK的出现以及HART FSK广泛应用现状,本文提出了同时支持两种协议的多速率HART调制器的实现结构。首先根据HART协议要求,给出了系统整体结构,并阐述了数据处理流程。由于HART协议对系统的功耗要求严格,本文提出一种新的基于DDS技术HART数字信号调制平台,使得调制过程全数字实现;另一方面,根据C8PSK的符号星座分布特点,提出了一种无需乘法和加法操作的C8PSK成形滤波器实现方法。最后,试验分析表明,本设计结构参数合理。本设计在保证系统低功耗的前提下解决了HART调制器的兼容性问题。

【Abstract】 Facing with the appearance of high speed HART C8PSK and the wide usage of HART FSK,this paper presents a design of multi speed HART modulator,which supports both of the protocols.According to the requirement of HART protocol,we introduce the structure of the system and the flow of data processing first.Duo to the strict requirement of HART on power dissipation,we put forward a modulation platform for HART digital signal based on direct digital synthesizer,making the modulation process all-digital.On the other hand,we introduce an implementation structure for the shape filter of C8PSK which use no adders or multipliers.Simulation and analysis show the parameters and structure of our design are reasonable at last.Our design solves the compatibility of HART modulator on condition of low power.

【关键词】 多速率HART调制器低功耗DDS
【Key words】 Multi speed HARTmodulatorlow powerdirect digital synthesizer
  • 【会议录名称】 2010振动与噪声测试峰会论文集
  • 【会议名称】2010振动与噪声测试峰会
  • 【会议时间】2010-04-28
  • 【会议地点】中国北京
  • 【分类号】TN761
  • 【主办单位】中国电子学会、中国振动工程学会
节点文献中: 

本文链接的文献网络图示:

本文的引文网络