节点文献

基于预取和缓存原理的片上Flash加速控制器设计

A high efficient E-Flash accelerator based on pre-fetch and cache principles

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 蒋进松黄凯陈辰王钰博严晓浪

【Author】 JIANG Jin-song;HUANG Kai;CHEN Chen;WANG Yu-bo;YAN Xiao-lang;Institute of VLSI Design,Zhejiang University;Hangzhou Sec-chip Technology Company Limited;Freescale Semiconductor Company Limited;

【机构】 浙江大学超大规模集成电路研究所杭州朔天科技有限公司飞思卡尔半导体(中国)有限公司上海分公司

【摘要】 为了提高片上Flash在嵌入式应用中的读取速度,提出了一种基于预取和缓存原理的片上Flash加速控制器。该控制器包括预取缓存和高速缓存两种加速方案。其中预取缓存方案采用位宽扩展和预取技术加速顺序指令的读取,并采用分支缓存存储非顺序指令,降低由非顺序指令造成的预取缺失代价;而高速缓存方案采用组相联和路预测技术,提高指令重用率,减少Flash访问次数,降低系统功耗。针对不同的应用场景,两种加速方案既可通过寄存器来静态切换,也可通过软件流程来自适应动态切换,从而获得最佳的读取速度提升。多项基准程序的测试结果表明了所提出的片上Flash加速控制器在性能和功耗优化上的可行性和高效性。

【Abstract】 Based on pre-fetch and cache principles,we realize a Flash acceleration controller which is used to improve the efficiency of Flash memory in different embedded applications.The controller contains two acceleration schemes:prefetch cache and high-speed cache.The pre-fetch-cache method uses the data width extension and pre-fetch technology to accelerate the access to sequence instructions,and uses the branch-buffer technology to reduce the missing penalty caused by the branch instruction.The high-speed cache method uses the set-associative and way-predict technology to improve instruction reuse and reduce the Flash access frequency and power consumption.The two acceleration methods can not only be selected statically by configuring related registers,but also be switched dynamically by the software flow.Several benchmark results prove the feasibility and efficiency of the proposed Flash acceleration controller in terms of performance and power optimization.

【基金】 浙江省自然科学基金(LY14F020026);中央高校基本科研业务费专项资金(2013QNA5008);国家电网智能电网研究院项目(SGRI-WD-71-13-014)
  • 【文献出处】 计算机工程与科学 ,Computer Engineering & Science , 编辑部邮箱 ,2016年12期
  • 【分类号】TN47
  • 【被引频次】9
  • 【下载频次】120
节点文献中: 

本文链接的文献网络图示:

本文的引文网络