节点文献
基于FPGA和PLL的DBPL信号解码系统的设计
【摘要】 DBPL信号是铁路系统中的列车运行控制信号。设计了一种解码电路,将频率为564.48kHz的DBPL信号分离出来,利用FPGA和锁相环对DBPL信号进行解码,得到DBPL信号的测频信号和原码,并送到单片机进行测频和解析。
- 【文献出处】 电子世界 ,Electronics World , 编辑部邮箱 ,2012年16期
- 【分类号】TN911.7
- 【被引频次】2
- 【下载频次】67
【摘要】 DBPL信号是铁路系统中的列车运行控制信号。设计了一种解码电路,将频率为564.48kHz的DBPL信号分离出来,利用FPGA和锁相环对DBPL信号进行解码,得到DBPL信号的测频信号和原码,并送到单片机进行测频和解析。