节点文献
脉冲雷达高度表串行高度数据接收模块设计
Design of a Pulse Radar Altimeter Serial Data Receiver
【摘要】 介绍基于现场可编程门阵列(FPGA)的脉冲雷达高度表串行高度数据接收模块的设计,讨论了异步串行接收模块的内部结构、帧格式、同步检测与采样过程以及算法转移状态机。通过仿真波形验证了其内部时序的正确性。
【Abstract】 The design of serial data receiver module for the pulse radar altimeter is introduced based on FPGA implementation.The inner structure,frame format,synchronous check and sampling,and the arithmetic state machine have been discussed systematically.The timing of the receiver module has been validated by the simulation.
【关键词】 雷达;
串行高度数据;
通用异步收发器(UART);
Verilog HDL;
FPGA;
【Key words】 radar; serial data of altitude; UART; Verilog HDL; FPGA;
【Key words】 radar; serial data of altitude; UART; Verilog HDL; FPGA;
- 【文献出处】 信息与电子工程 ,Information and Electronic Engineering , 编辑部邮箱 ,2007年05期
- 【分类号】TN957
- 【被引频次】2
- 【下载频次】74