节点文献

基于CPCI总线多DSP系统的高速主机接口设计

High-speed host interface design of multi-DSP system based on CPCI

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 张骋蔡惠智何国建

【Author】 ZHANG Cheng,CAI Hui Zhi,HE Guo Jian (Institute of Acoustic of Chinese Academy of Science,Beijing 100080,China)

【机构】 中国科学院声学研究所中国科学院声学研究所 北京100080北京100080

【摘要】 CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加载程序,进行调试和监控工作;另外还能在主机和DSP系统间完成高速数据传输工作。本文结合一个已经成功应用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并给出了逻辑框图。利用PLX公司的PCI9656接口芯片,FPGA提供了高达90MB/s的主机访问DSP和SDRAM的速度。

【Abstract】 CPCI is a powerful computer bus, which can be used to load DSP program, debug and monitor the DSP system by the host. In the other hand, it can be a high speed data transfering channel between host and DSP. Based on a successful applicated design, this paper shows a new structure host interface design: cache with two state machine controled, and its logic block. With the PCI interface chip, PCI9656, the FPGA supplies the speed as 90MB/s when host access the DSP and SDRAM on board.

【关键词】 CPCI总线FPGADSPSDRAMCache
【Key words】 CPCI busFPGADSPSDRAMCache
  • 【文献出处】 电子技术应用 ,Application of Electronic Technique , 编辑部邮箱 ,2007年12期
  • 【分类号】TP334.7
  • 【被引频次】2
  • 【下载频次】140
节点文献中: 

本文链接的文献网络图示:

本文的引文网络