节点文献

主从型D触发器中短路功耗的研究

Research on short-circuit dissipation in master-slaver D flip-flop

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 王伦耀吴训威

【Author】 WANG Lunyao1,2, WU Xunwei1(1. Institute of Circuits and Systems, Ningbo University, Ningbo 315211, China; 2. Department of Information and Electronic Engineering, Zhejiang University, Hangzhou 310027, China)

【机构】 宁波大学电路与系统研究所宁波大学电路与系统研究所 浙江宁波315211浙江大学信息与电子工程学系浙江杭州310027浙江宁波315211

【摘要】 在对主从型D触发器分析短路功耗的基础上,本文提出了一种使D触发器工作在两个有一定相位差的时钟下以减少D触发器短路功耗的方法.模拟结果证明了该方法的有效性.

【Abstract】 Based on the analysis shortcircuit dissipation in masterslave D flipflop, an approach is proposed in this paper to reduce the shortcircuit dissipation. In the approach the D flipflop works with clocks which have phase difference. The simulation result shows the approach is effective.

【关键词】 低功耗主从型D触发器CMOS电路
【Key words】 low powermaster-slaver D flip-flopCMOS circuit
【基金】 国家自然科学基金资助项目(69973039).
  • 【文献出处】 浙江大学学报(理学版) ,Journal of Zhejiang University(Sciences Edition) , 编辑部邮箱 ,2003年04期
  • 【分类号】TN43
  • 【被引频次】1
  • 【下载频次】163
节点文献中: 

本文链接的文献网络图示:

本文的引文网络