节点文献

由AD9851和LMX2306构成的锁相电路

A Phase Locked Loop Composed of AD9851 and LMX2306

  • 推荐 CAJ下载
  • PDF下载
  • 不支持迅雷等下载工具,请取消加速工具后下载。

【作者】 刘春平冯慧君李景镇

【Author】 Liu Chun-ping~(1,2),FENG Hui-jun~3,LI Jing-zhen~1(1.School of Engineering and Technology,Shenzhen University, Shenzhen 518060,China;2.Communication and Telemetry Institute,Chongqing University, Chongqing 400044,China;3.Mathematics and Computer Department,Jiujiang Teachers College,Jiujiang 323000,China)

【机构】 深圳大学工程技术学院九江师专数学计算机系深圳大学工程技术学院 广东深圳518060重庆大学通信测控研究所重庆400044江西九江323000广东深圳518060

【摘要】 介绍一种由AD9851和LMX2306构成的DDS+PLL结构的锁相环路,具有参数设置灵活、频率稳定度高的优点,根据实验结果对环路指标进行了分析计算。该方案已在实际工程中采用。

【Abstract】 A DDS+PLL implementation for clock synchronism is presented, being excellent in parameters setting and frequency stability. Some parameters of the PLLs are analyzed and studied according to the experimental data. This scheme has been used in practical engineering.

【关键词】 锁相环AD9851LMX2306DDS+PLL频率稳定度
【Key words】 Phase Locked LoopAD9851LMX2306DDS+PLLFrequency stability
【基金】 广东省自然科学基金资助项目(000840)
  • 【文献出处】 电讯技术 ,Telecommunication Engineering , 编辑部邮箱 ,2003年06期
  • 【分类号】TN74
  • 【被引频次】8
  • 【下载频次】288
节点文献中: 

本文链接的文献网络图示:

本文的引文网络